PORTALE DELLA DIDATTICA

Ricerca CERCA
  KEYWORD

Keyword: FPGA ACCELERATION

5G Active Antenna profiling by using FPGA acceleration  LAVAGNO LUCIANO  High-Level Synthesis and FPGA acceleration
Development of a Soft Error tolerant Parallel Hash Table on FPGAs for safety critical applications  STERPONE LUCA  DAUIN - GR-05 - ELECTRONIC CAD & RELIABILITY GROUP - CAD
FPGA-based acceleration of Open Air Interface physical layer modules  LAVAGNO LUCIANO  High-Level Synthesis and FPGA acceleration
FPGA-based acceleration of subgraph isomorphism  LAVAGNO LUCIANO  Microelectronics
Food contamination monitoring via microwave imaging technology  CASU MARIO ROBERTO  SAVORANI FRANCESCO  VIPIANA FRANCESCA  Applied Electromagnetics  VLSI THEORY, DESIGN AND APPLICATIONS (VLSILAB)
Machine learning techniques for microwave brain stroke detection and classification  CASU MARIO ROBERTO  VIPIANA FRANCESCA  Applied Electromagnetics  VLSI THEORY, DESIGN AND APPLICATIONS (VLSILAB)
Machine learning techniques for microwave food contamination detection  CASU MARIO ROBERTO  VIPIANA FRANCESCA  Applied Electromagnetics  VLSI THEORY, DESIGN AND APPLICATIONS (VLSILAB)
Ottimizzazione di un acceleratore hardware per reti neurali spiking per applicazioni low power in ambiente edge.  DI CARLO STEFANO  SAVINO ALESSANDRO  DAUIN - GR-24 - SMILIES - reSilient coMputer archItectures and LIfE Sci
Porting di un acceleratore hardware per rete neurale spiking e del relativo driver software su scheda Xilinx PynQ per applicazioni all’edge.  DI CARLO STEFANO  SAVINO ALESSANDRO  DAUIN - GR-24 - SMILIES - reSilient coMputer archItectures and LIfE Sci
Simultaneous Training and Hardware Optimization of Deep Neural Networks  CASU MARIO ROBERTO  VLSILAB (VLSI theory, design and applications)
Studio e sviluppo di metodologie di tolleranza ai guasti per architetture TPU  STERPONE LUCA  DAUIN - GR-05 - ELECTRONIC CAD & RELIABILITY GROUP - CAD
Studio e sviluppo di nuove architetture TPU per High Performance Computing applications  STERPONE LUCA  DAUIN - GR-05 - ELECTRONIC CAD & RELIABILITY GROUP - CAD
Studio e sviluppo di nuove architetture per applicazioni aerospaziali basate sul processore RISC-V  STERPONE LUCA  DAUIN - AEROSPACE AND SAFETY COMPUTING LAB
Sviluppo di un modulo hardware per l’apprendimento online su reti neurali spiking con riconfigurazione parziale su FPGA.  DI CARLO STEFANO  SAVINO ALESSANDRO  DAUIN - GR-24 - SMILIES - reSilient coMputer archItectures and LIfE Sci
Sviluppo di un tool per l’ottimizzazione di reti neurali spiking per lo sviluppo di acceleratori hardware su FPGA da applicare in ambiente IoT e edge computing.  DI CARLO STEFANO  SAVINO ALESSANDRO  DAUIN - GR-24 - SMILIES - reSilient coMputer archItectures and LIfE Sci




© Politecnico di Torino
Corso Duca degli Abruzzi, 24 - 10129 Torino, ITALY
Contatti